최근 받은 리뷰
전체보기서비스 설명
Xilinx FPGA 관련 임베디드 시스템 설계 진행 해드립니다.
(Verilog HDL, ZYNQ 전문 설계, PL+PS 통합 설계, 펌웨어 드라이버 설계 제공)
용역 외주 관련하여 이런 분들이 신청하시면 좋습니다.
- 아이디어에 적합한 임베디드 시스템 설계가 필요할 때
- 임베디드 시스템에서 FPGA가 필요할 때
- FPGA(ZYNQ) PL+PS 구조 설계가 필요할 때
판매자 보유기술
: Xilinx Zynq 기반의 VIVADO, SDK, Vitis툴 활용 및 SoC(ARM+FPGA) 기반 시스템 설계
: 실시간 데이터 처리 시스템에 기반한 FPGA Peripheral IP 개발 및 Serdes 활용한 LVDS, PCIe 설계
: 이미지 스캔 응용 제품, 초음파 응용 제품, LiDAR 응용 제품, 레이저 응용 제품
온라인 강의(정해진 커리큘럼만 진행)
: 임베디드 시스템에 맞는 Xilinx FPGA 선정 방법과 하드웨어 설계 시 검토 사항
: Vivado, SDK 툴 사용법과 DDR 메모리 검증 방법, BIN파일 제작 방법
: Zynq PS(ARM)와 PL(FPGA)을 AXI-Lite BUS로 연동, IP 패키징 방법, DRIVER 구현 방법
: FPGA 디버깅 방법(TIMING ERROR, TESTBENCH, ILA, VIO, AXI-Lite 레지스터 활용)
: CDC 관련 모든 이론 설명(SETUP, HOLD, DELAY, SKEW, SYNCHRONIZER, ETC.)
: Zynq 에서 LVDS 고속회로 사용방법(회로, 아트웍, FPGA 셋팅)
관심 있으신 분들은 언제든지 견적 상담 문의 남겨주세요 :)
(대학 과제는 진행하지 않습니다)
서비스 제공 절차
1. 상세 스펙 문서 확인 및 기능 협의
2. 개발 기간 및 금액 산정
3. 개발 진행 및 완료 후 산출물 제공
4. 상세 스펙과 기능 검토
의뢰인 준비사항
1. 상세 스펙 문서
- 동작 및 기능에 대한 상세 설명 자료
- PPT 그림 및 다이어그램 자료
기술 수준
팀 규모
상주 여부
보드
개발 언어
가격 정보
STANDARD
400,000원
DELUXE
1,000,000원
PREMIUM
5,000,000원
패키지 설명
임베디드 FPGA 기본 설계
- 타이밍 다이어그램 - FPGA 관련 기본 설계 - UART, SPI 등 일반신호
임베디드 FPGA 중급 설계
- LVDS 데이터 - BRAM BUFFER 사용
임베디드 FPGA 고급 설계
- 임베디드 시스템 구조 설계 - 고속 회로 설계 - HDMI, MIPI, JESD204 등
소스 코드 제공
하드웨어 제작
센서 수
1개
1개
3개
작업일
7일
7일
28일
수정 횟수
1회
1회
1회
전문가 정보
수정 및 재진행
설계 수정 및 기능 추가 되지 않는 선에서 수정 가능 합니다.
취소 및 환불 규정
가. 기본 환불 규정 1. 전문가와 의뢰인의 상호 협의하에 청약 철회 및 환불이 가능합니다. 2. 작업이 완료된 이후 또는 자료, 프로그램 등 서비스가 제공된 이후에는 환불이 불가합니다. ( 소비자보호법 17조 2항의 5조. 용역 또는 「문화산업진흥 기본법」 제2조 제5호의 디지털콘텐츠의 제공이 개시된 경우에 해당) 나. 전문가 책임 사유 1. 전문가의 귀책사유로 당초 약정했던 서비스 미이행 혹은 보편적인 관점에서 심각하게 잘못 이행한 경우 결제 금액 전체 환불이 가능합니다. 다. 의뢰인 책임 사유 1. 서비스 진행 도중 의뢰인의 귀책사유로 인해 환불을 요청할 경우, 사용 금액을 아래와 같이 계산 후 총 금액의 10%를 공제하여 환불합니다. 총 작업량의 1/3 경과 전 : 이미 납부한 요금의 2/3해당액 총 작업량의 1/2 경과 전 : 이미 납부한 요금의 1/2해당액 총 작업량의 1/2 경과 후 : 반환하지 않음
상품정보고시
서비스 제공자 | 매두이노 | 취소/환불 조건 | 취소 및 환불 규정 참조 |
인증/허가사항 | 상품 상세 참조 | 취소/환불 방법 | 취소 및 환불 규정 참조 |
이용조건 | 상품 상세 참조 | 소비자상담전화 | (크몽 고객센터) 1544-6254 |
리뷰
5.0
(10)